# รายงานวิชาปฏิบัติการ

# ภาควิชาวิศวกรรมคอมพิวเตอร์

# คณะวิศวกรรมศาสตร์ มหาวิทยาลัยสงขลานครินทร์

| รหัสวิชา | 242-301 | ตอน | 01 | วัน | อังคาร |  |
|----------|---------|-----|----|-----|--------|--|
| ·        |         | · · |    |     |        |  |

|                        | กิการ <b>24 ตุลาคม</b><br>น <mark>อาจารย์สุธาสิ</mark> |               |               |  |
|------------------------|--------------------------------------------------------|---------------|---------------|--|
| กลุ่มที่{              | 3                                                      |               |               |  |
|                        |                                                        | ดวงขวัญ รห์   | หัส5735512036 |  |
| ผู้ร่วมงาน             | ชื่อนางสาวรัตนา                                        | พรไทยเกิด รห์ | หัส5735512047 |  |
|                        | ชื่อ                                                   | รหั           | ,<br>র        |  |
|                        |                                                        |               |               |  |
|                        |                                                        |               |               |  |
| สำหรับเจ้ <sup>,</sup> | าหน้าที่                                               |               |               |  |



# การทดลองที่ 3HA06

#### Creating sound using FPGA

# เครื่องมือและอุปกรณ์

- 1. โปรแกรม Xilinx
- 2. บอร์ด FPGA รุ่น XC3S200-TQ144C
- 3. คอมพิวเตอร์

#### การทดลองที่ 1

แนะนำการสร้างวงจร Buzzer อย่างง่ายโดยใช้ switch เป็นตัว on-off และขับโลจิก "1" ไปที่ Buzzer (speaker = 1)

```
`timescale 1ns / 1ps
    // Engineer:
    // Create Date:
                  09:55:53 10/24/2017
    / Design Name:
    // Module Name:
                   buzzer1
      Project Name:
    // Target Devices:
    // Tool versions:
    // Description:
    // Dependencies:
    // Revision:
    // Revision:
// Revision 0.01 - File Created
// Additional Comments:
   20
   module buzzer1(
      input clk.
       input onoff,
24
25
       output reg sp
      always@(onoff)
        if(onoff == 1)
sp <= 1;
           sp <= 0;
31
32
      //assign sp = (onoff ? 1:0);
33
34
35
36
37
   endmodule
                   Design Summary (Programming File Generated)
```

#### สรุปผลการทดลอง

จากโค้ดในรูปภาพประกอบแล้วโดยจะสั่งให้บอร์ด FPGA นั้นส่งเสียงสัญญาณโดย ขึ้นกับขาที่เรากำหนดจากโปรแกรมโดยสามรถเปิดและปิดเสียงได้ตามที่เราต้องการโดยสับสวิตซ์ บนบอร์ด FPGA



# การทดลองที่ 2

2 ต่อเนื่องจาก Code การทดลองที่ 1 ให้สร้างวงจรหารความถี่จาก 25MHz(clock) ให้เหลือ 440 Hz สังเกตเสียงระหว่างการทดลองที่ 1 และ 2

```
10:07:34 10/24/2017
   // Design Name:
// Module Name:
9 // Project Name:
10 // Target Devices:
   // Tool versions:
// Description:
11
12
13
14
15
   // Dependencies:
16
17
18
   // Revision:
   // Revision 0.01 - File Created
   // Additional Comments:
19
   module buzzer2(
21
22
      input clk,
23
24
       input onoff,
       output reg sp
25
26
     parameter clk440 = ((25000000/440)/2);
27
28
29
     reg [31:0] cnt;
     always@(posedge clk)
        if(onoff == 0)
32
33
        sp <= 0;
else begin
34
35
        if(cnt == clk440) begin sp<= ~sp; cnt <=0; end
else begin cnt <= cnt + 1; end</pre>
38
39 endmodule
```

### สรุปผลการทดลอง

จากภาพประกอบด้านบนนั้นเป็นการเขียนโปรแกรมเพื่อให้บอร์ด FPGA นั้นส่งเสียงคามคลื่น ความถี่ที่เราต้องการโดยใช้สัญญาณนาฬิกาเข้าช่วยในการขับคลื่นความถี่โดยเราใช้คลื่นความถี่เป็น 440Hz โดยเราจะได้ยินเสียง buzzer จากบอร์ดทดลองเป็นเสียงคลื่นเล็กๆแหลมๆ



# การทดลองที่ 3

ต่อเนื่องจาก Code การทดลองที่ 2 สร้างวงจร Siren "ปี่ป่อ" ใช้ 2 ความถี่จากเดิม 440 Hz และ 220 Hz

```
Revision 0.01 - File Created
                                                                                                                                                                         •
     // Additional Comments:
18
    20
     module buzzer3(
input clk,
22
23
          input onoff,
24
25
        output reg sp
       parameter clk440= (25000000/440/2);
parameter clk220= (25000000/220/2);
28
29
        reg speed;
       reg sp1;
reg sp2;
31
33
34
       always@(onoff)
  if(onoff == 0) sp<=0;
  else sp <= (speed ? sp1:sp2);</pre>
35
36
37
38
      reg [31:0] cnt1;
always@(posedge clk)
    if (cnt1 == clk440) begin sp1 <= ~sp1; cnt1 <= 0; end
    else begin cnt1 <= cnt1 + 1; end</pre>
40
42
43
        reg [31:0] cnt2;
        always@(posedge clk)

if (cnt2 == clk220) begin sp2 <= ~sp2; cnt2 <= 0; end
else begin cnt2 <= cnt2 + 1; end
44
45
46
47
48
49
50
       reg [31:0] cnt;
always@(posedge clk)
            if(cnt == 25000000)
begin speed = ~speed; cnt <= 0; end</pre>
             else cnt <= cnt + 1;
53
54
    endmodule
```

#### สรุปผลการทดลอง

จากการทดลองนั้นโดยเราจะทำการเพิ่มโค้ดโดยใช้คลื่นความถี่สองชุดในการทำงานโดย ความถี่ทั้งสองชุดนั้นจะมีค่าความพี่ที่แตกต่างกันโดยความถี่แรกจะเท่ากับ 440 และความถี่ที่สองจะเท่ากับ 220 โดยหลังจากนั้นนำทั้งสองคลื่นความถี่นั้นมาเข้าสัญญาณนาฬิกาเพื่อทำให้เกิดการสลับกันของคลื่นความถี่ นั้นเอง โดยทั้งสองความถี่นั้นจะเสียงที่แตกต่างกันนั่นเองโดยจะดัง ปี่ป่อ ตามโจทย์ที่อาจารย์ให้มา



# การทดลองที่ 4

สร้างวงจรนับ 2 หลัก แสดงบน 7 Segment ( หลักสิบ(ten) และ หลักหน่วย (one)) ให้ถูกต้อง

# สรุปผลการทดลอง

จากโค้ดโปรแกรมในการทดลองนั้นเราได้แบ่งการทำงานเป็นขั้นตอนโดยโค้ดชุดแรกนั้น เป็นการทำงานให้บอร์ด FPGA นั้นนับเลข 0 – 9 เพื่อให้ทำงานได้ตามปกติโดยใช้สัญญาณนาฬิกามา ช่วยหลังจากนั้นได้ทำการเพิ่มหลักสิบเพิ่มเพื่อให้นับ 0 – 99 โดยเราได้ทำเป็น state ทั้งหมด 2 state โดยจากโค้ดนั้นเราได้มีเงื่อนไขต่างๆในการเช็ค ดังนี้

- 1. ถ้าหลักหน่วยเป็น 9 จะให้เพิ่มหลัก 10 อีก 1 ค่า
- 2. ถ้าทั้งสองหลักเป็นเลข 9 ทั้งคู่ให้กลับมากลายเป็นเลข 0 จากเงื่อนไขนี้หลังจากนั้นจะทำการเข้า state ทั้งสอง state ดังนี้
  - 1. ถ้าหลักหน่วยทำงานครบแล้วให้เพิ่มหลักสิบ 1 ค่า
  - 2. หลังจากทำงานที่หลักสิบให้กลับไปทำงานที่หลักหน่วย

ทั้งสอง state นี้ทำงานร่วมกันสลับทำไปเรื่อยๆจนถึง 99 และหลังจากนั้นจะมีเสียงของ buzzer ดังขึ้น และดังต่อไปเรื่อยๆนั่นเอง

